反互斥或閘

本頁使用了標題或全文手工轉換
維基百科,自由的百科全書
基本邏輯閘
緩衝
反及
或非
異或 同或
蘊含 蘊含非
輸入
A   B
輸出
A XNOR B
0 0 1
0 1 0
1 0 0
1 1 1

同或門(英語:XNOR gate,偶爾寫作ENOR gateExNOR gate,在Intel處理器中,此項功能被命名為"test"),又稱異或非門,是數字邏輯中實現邏輯雙條件邏輯門,功能見右側真值表。若兩個輸入的電平相同,則輸出為高電平(1);若兩個輸入的電平相異,則輸出為低電平(0)。

概述[編輯]

下列包括邏輯門的3種符號:形狀特徵型符號(ANSI/IEEE Std 91-1984)、IEC矩形國標符號(IEC 60617-12)和不再使用的DIN符號(DIN 40700)。其他的邏輯門符號見邏輯門符號表

表達式 符號 功能表 繼電器邏輯
ANSI/IEEE Std 91-1984 IEC 60617-12 DIN 40700









A B

0 0 0 1
0 1 1 0
1 0 1 0
1 1 0 1

等價於

硬件描述和引腳分配[編輯]

同或門是基本的邏輯門,因此在TTLCMOS集成電路中都是可以使用的。標準的4000系列CMOS集成電路為4077,包含四個獨立的2輸入同或門。引腳分配如下:

74266四同或門DIP封裝集成電路的引腳分配圖
  1. 輸入A1
  2. 輸入B1
  3. 輸出Q1
  4. 輸出Q2
  5. 輸入B2
  6. 輸入A2
  7. Vss
  8. 輸入A3
  9. 輸入B3
  10. 輸出Q3
  11. 輸出Q4
  12. 輸入B4
  13. 輸入A4
  14. Vdd

包括NXP在內的很多半導體製造商都生產這一元件,封裝方式分為直插DIP封裝SOIC封裝英語small-outline integrated circuit兩種。元件的資料表英語datasheet可在大多數元件數據庫查詢到。

備選方案[編輯]

如果沒有現成的同或門,我們可利用四個或非門或五個與非門來實現,連線方法見下圖。因為與非門和或非門是「通用的門電路」,因此任何一個邏輯函數都可單獨由與非邏輯或非邏輯來實現。

僅用或非門實現的同或門
僅用與非門實現的同或門

參見[編輯]

參考文獻[編輯]